Title: Generador de Video de Radar
1Generador de Video de Radar
- AgustĂn J. González
- Departamento de ElectrĂłnica Universidad TĂ©cnica
Federico Santa MarĂa
Solicitante Sisdef
2Origen del proyecto
- SISDEF entrega servicios de ingenierĂa y post
venta para aplicaciones aéreas, terrestres,
navales y submarinas. - Ejemplo MOSAICO es un Sistema Track While Scan
que permite a los operadores la detecciĂłn y
seguimiento automático de contactos de radar.
3Origen del proyecto (2)
- La funciĂłn principal el equipo
- Sintetizar las señales generadas por un radar
para probar equipos de procesamiento y despliegue
de señales de radar. - Ser un equipo portátil y flexible.
Video
Generador de Video de Radar
Trigger
DemarcaciĂłn
4Por qué DSP en la solución?
- Para dar cumplimiento a los requerimientos
- Señal de Demarcación bit menos y más
significativos de un contador de 15 bits, niveles
RS-422. - Señal de Trigger niveles TTL con carga 50 ohms
- Señal de Video es el resultado análogo al
generado por un radar en presencia de - Hasta 8 blancos mĂłviles
- Antena de parámetros configurables
- Ruido de clutter
- 0-10 V, 50 ohms
5Por qué DSP en la solución?
- Demandas más exigentes que conducen a solución
basada en DSP - Uso en aplicaciones de Tiempo Real.
- Soporte de punto flotante
- Alto desempeño, tiempo de procesamiento por pixel
lt 500 ns. - Presencia de canales de DMA
- Soporte de ProgramaciĂłn en alto nivel, C.
6Barreras tecnolĂłgicas del proyecto
- Arquitecturas consideradas
- Tarjeta de PC, riesgo manejo de tiempo real.
- Arquitectura autĂłnoma basada en procesador de
señales digitales 21160 SHARK de Analog Device o
TMS320C6711 de Texas Instruments - Tarjeta de desarrollo para SDK 6711 estaba por
salir (Nov. 2000) - Experiencia con FPGA y procesadores, no asĂ con
DSPs. - Poca experiencia trabajando en el diseño de
tarjetas operando con señales de sobre 10 Mhz,
con niveles de voltajes conmutados de 10 V en 50
? (200 mA).
7DuraciĂłn del proyecto
- Junio 2000 EnvĂo de especificaciones y solicitud
de cotizaciĂłn - Julio 00 Estudio preliminar y envĂo de
cotizaciĂłn - Agosto 00 Contrato de prestaciĂłn de servicios
- Sept. 00 Inicio importaciĂłn (Sept. 11)
- Nov. 00 Llegada del sistema de desarrollo
- Enero. 01 Primer prototipo funcional
- Abril 01 Pruebas preliminares en oficina Cliente
8DuraciĂłn del proyecto
- Agosto 01 1ra. Prueba de aceptaciĂłn (12 OK, 2
objetadas) - Sept 01.. Enero 03 Equipo en uso con objeciones.
- Enero 03 Pruebas finales y cierre del proyecto
- Agosto 03 Equipo pasa pruebas 100.
Primer prototipo
Pruebas finales y cierre
100
meses
Solicitud
CotizaciĂłn
Uso del equipo (con objeciones)
Contrato
9Resultado
- Sistema basado en SDK 6711 de Texas Instrum.
10Resultado
- El cual se extendiĂł con tarjeta hija
11Resultado
- Dando origen al hardware central
12Resultado
- No se muestra
- Fuente tomada desde fuente de PC,
- Conectores BNC (Video y trigger), DB9
(demarcaciĂłn) - Gabinete
Se desarrollĂł sĂłlo una Unidad
13Resultado
- Este simulador ha sido usado en las pruebas de
desempeño y pruebas oficiales de los subsistemas
Mosaico y Consola de OperaciĂłn COVRA - Estos subsistemas son partes importantes del
Sistema de Mando y Control SP21K instalado hace
un par de meses en la fragata Condell.
14Capacidad actual y futura
- Desde el año 2001 se estableció el laboratorio de
DSPs como asignatura. - InvestigaciĂłn y desarrollo en DSPs aplicados al
control de máquinas - Se tiene gran experiencia docente con desarrollos
basados en microcontroladores MSP430 de Texas,
PIC, AVR.
15Capacidad actual y futura Tarjeta FPGA
Multi-propĂłsito
- FPGA Xilinx XC2S100
- EPROM 1Mb.
- 2 osciladores de hasta 100MHz.
- 88 I/Os de propĂłsito general.
- Aplicaciones
- ModulaciĂłn de Convertidores de Potencia.
- Experiencias de ElectrĂłnica Digital en general.
- Pines compatibles con proto-board
P. Lezana, Estudiante de Doctorado Dr. C.
Silva, Profesor UTFSM
16Capacidad actual y futuraDaugther Card para
67xx Control y Elect. de Potencia
- FPGA Xilinx XC2S150
- EPROM 1Mb.
- 2 osciladores de hasta 150MHz.
- ComunicaciĂłn con el Bus de Exp. de memoria del
DSP. - 8 Conv. A/D 12-bits 500MHz seriales de entrada
diferencial 10V - 4 Conversores D/A 12-bits.
- 1 Entrada diferencial para encoder.
- 54 I/Os de propĂłsito general. y trip.
- 4 leds y Dip-switch de 4 vĂas.
P. Lezana, Estudiante de Doctorado Dr. C.
Silva, Profesor UTFSM
17Capacidad actual y futuraDaugther Card para
67xx Control y Elect. de Potencia
- Aplicaciones
- ModulaciĂłn de Convertidores de Potencia.
- Control de máquinas eléctricas.
- Control de procesos en general.
P. Lezana, Estudiante de Doctorado Dr. C.
Silva, Profesor UTFSM
18Capacidad actual y futura
- Desarrollos de mĂłdulos y sistemas embebidos
Interfaz USB
MĂłdulo MSP430
ProgramaciĂłn JTag
Reproductor MP3
Interfaz LAN
19Capacidad actual y futura
- Redes de sensores inalámbricos
- Se desarrollan 70 memorias cada año en Ing.
ElectrĂłnica. - AsociaciĂłn virtuosa Ganador-Ganador. Ejemplos
- Ojos Buenos, proyecto Corfo Plataforma de
Comunicaciones Inalámbricas para la Agricultura - Minera Anglo American, Diseño e implementación
de red inalámbrica en una faena minera
Telos 4/04 Bajo consumo 250kbps
20ConclusiĂłn
- El equipo ha sido de gran utilidad para el
desarrollo de sistemas de uso profesional actual. - Tenemos capacidad y es nuestra misiĂłn el
enfrentar desafĂos demandantes. - Si la soluciĂłn puede encontrarla en la industria,
acuda a ella sino, estamos a la espera de nuevos
desafĂos.